- ① 测试指令,用来查询 I/O 设备是否准备就绪。
- ② 传送指令,当 I/O 设备已准备就绪时,执行传送指令。
- ③ 转移指令,若 I/O 设备未准备就绪,执行转移指令,转至测试指令,继续测试 I/O 设备的状态。

图 5.34 所示为单个 I/O 设备程序查询方式的程序流程。当需要启动某一 I/O 设备时,必须将该程序插入现行程序中。该程序包括如下几项,其中①~③为准备工作。



图 5.33 多个 I/O 设备的查询流程

图 5.34 程序查询方式的程序流程

- ① 由于这种方式传送数据时要占用 CPU 中的寄存器,故首先需将寄存器原内容保护起来 (若该寄存器中存有有用信息)。
  - ② 由于传送往往是一批数据,因此需先设置 I/O 设备与主机交换数据的计数值。
  - ③ 设置欲传送数据在主存缓冲区的首地址。

- ④ CPU 启动 I/O 设备。
- ⑤ 将 I/O 接口中的设备状态标志取至 CPU 并测试 I/O 设备是否准备就绪。如果未准备就绪,则等待,直到准备就绪为止。当准备就绪时,接着可实现传送。对输入而言,准备就绪意味着接口电路中的数据缓冲寄存器已装满欲传送的数据,称为输入缓冲满,CPU 即可取走数据;对输出而言,准备就绪意味着接口电路中的数据已被设备取走,故称为输出缓冲空,这样 CPU 可再次将数据送到接口,设备可再次从接口接收数据。
- ⑥ CPU 执行 I/O 指令,或从 I/O 接口的数据缓冲寄存器中读出一个数据,或把一个数据写 人 I/O 接口中的数据缓冲寄存器内,同时将接口中的状态标志复位。
  - ⑦ 修改主存地址。
- ⑧ 修改计数值,若原设置计数值为原码,则依次减1;若原设置计数值为负数的补码,则依次加1(有关原码、补码的概念可参阅6.1节)。
- ⑨ 判断计数值。若计数值不为 0,表示一批数据尚未传送完,重新启动外设继续传送;若计数值为 0,则表示一批数据已传送完毕。
  - ⑩ 结束 I/O 传送,继续执行现行程序。

# 5.4.2 程序查询方式的接口电路

由程序查询流程和 5.3.2 节所述的接口功能及组成,得出程序查询方式接口电路的基本组成,如图 5.35 所示。



图 5.35 程序查询方式接口电路(输入)的基本组成

图中设备选择电路用以识别本设备地址,当地址线上的设备号与本设备号相符时,SEL有效,可以接收命令;数据缓冲寄存器用于存放欲传送的数据;D是完成触发器,B是工作触发器, 其功能如 5.3.2 节所述。

以输入设备为例,该接口的工作过程如下:

① 当 CPU 通过 I/O 指令启动输入设备时,指令的设备码字段通过地址线送至设备选择电路。

- ② 若该接口的设备码与地址线上的代码吻合,其输出 SEL 有效。
- ③ I/O 指令的启动命令经过"与非"门将工作触发器 B 置"1",将完成触发器 D 置"0"。
- ④ 由 B 触发器启动设备工作。
- ⑤ 输入设备将数据送至数据缓冲寄存器。
- ⑥ 由设备发设备工作结束信号,将 D 置"1",B 置"0",表示外设准备就绪。
- ⑦ D 触发器以"准备就绪"状态通知 CPU,表示"数据缓冲满"。
- ⑧ CPU 执行输入指令,将数据缓冲寄存器中的数据送至 CPU 的通用寄存器,再存入主存相关单元。
- 例 5.1 在程序查询方式的输入输出系统中,假设不考虑处理时间,每一次查询操作需要 100 个时钟周期,CPU 的时钟频率为 50 MHz。现有鼠标和硬盘两个设备,而且 CPU 必须每秒对鼠标进行 30 次查询,硬盘以 32 位字长为单位传输数据,即每 32 位被 CPU 查询一次,传输率为 2 MBps。求 CPU 对这两个设备查询所花费的时间比率,由此可得出什么结论?
  - 解:(1) CPU 每秒对鼠标进行 30 次查询,所需的时钟周期数为

$$100 \times 30 = 3000$$

根据 CPU 的时钟频率为 50 MHz,即每秒 50×10<sup>6</sup> 个时钟周期,故对鼠标的查询占用 CPU 的时间比率为

$$[3.000/(50\times10^6)] \times 100\% = 0.006\%$$

可见,对鼠标的查询基本不影响 CPU 的性能。

(2) 对于硬盘,每32位被CPU查询一次,故每秒查询

则每秒查询的时钟周期数为

$$100 \times 512 \times 1024 = 52.4 \times 10^{6}$$

故对磁盘的查询占用 CPU 的时间比率为

$$[(52.4 \times 10^6)/(50 \times 10^6)] \times 100\% = 105\%$$

可见,即使 CPU 将全部时间都用于对硬盘的查询也不能满足磁盘传输的要求,因此 CPU 一般不采用程序查询方式与磁盘交换信息。

# 5.5 程序中断方式

# 5.5.1 中断的概念

计算机在执行程序的过程中,当出现异常情况或特殊请求时,计算机停止现行程序的运行, 转向对这些异常情况或特殊请求的处理,处理结束后再返回到现行程序的间断处,继续执行原程 序,这就是"中断"(参见图 5.10)。中断是现代计算机能有效合理地发挥效能和提高效率的一个十分重要的功能。通常又把实现这种功能所需的软硬件技术统称为中断技术。

# 5.5.2 I/O 中断的产生

在 I/O 设备与主机交换信息时,由于设备本身机电特性的影响,其工作速度较低,与 CPU 无法匹配,因此,CPU 启动设备后,往往需要等待一段时间才能实现主机与 I/O 设备之间的信息交换。如果在设备准备的同时,CPU 不做无谓的等待,而继续执行现行程序,只有当 I/O 设备准备就绪向 CPU 提出请求后,再暂时中断 CPU 现行程序转入 I/O 服务程序,这便产生了 I/O 中断。

图 5.36 所示为由打印机引起的 I/O 中断时, CPU 与打印机并行工作的时间示意图。



图 5.36 CPU 与打印机并行工作的时间示意图

其实,计算机系统引入中断技术的原因不仅仅是为了适应 I/O 设备工作速度低的问题。例如,当计算机正在运行中,若出现突然掉电这种异常情况,将会导致 CPU 中的全部信息丢失。倘若能在突然掉电的瞬间立即启动另一个备份电源,并迅速进行一些必要的处理,例如,将有用信息送至不受电源影响的存储系统内,待电源恢复后接着使用,这种处理技术也要用中断技术来实现。又如,在实时控制领域中,要求 CPU 能即时响应外来信号的请求,并能完成相应的操作,也都要求采用中断技术。总之,为了提高计算机的整机效率,为了应付突发事件,为了实时控制的需要,在计算机技术的发展过程中产生了"中断"技术。为了实现"中断",计算机系统中必须配有相应的中断系统或中断机构。本节着重介绍 I/O 中断处理的相关内容,有关中断的其他内容将在第8章中讲述。

# 5.5.3 程序中断方式的接口电路

为处理 I/O 中断,在 I/O 接口电路中必须配置相关的硬件线路。

1. 中断请求触发器和中断屏蔽触发器

每台外部设备都必须配置一个中断请求触发器 INTR, 当其为"1"时,表示该设备向 CPU 提出中断请求。但是设备欲提出中断请求时,其设备本身必须准备就绪,即接口内的完成触发器 D的状态必须为"1"。

由于计算机应用的范围越来越广泛,向 CPU 提出中断请求的原因也越来越多,除了各种 L/O 设备外,还有其他许多突发性事件都是引起中断的因素,为此,把凡能向 CPU 提出中断请求 的各种因素统称为中断源。当多个中断源向 CPU 提出中断请求时,CPU 必须坚持一个原则,即在任何瞬间只能接受一个中断源的请求。所以,当多个中断源同时提出请求时,CPU 必须对各中断源的请求进行排队,且只能接受级别最高的中断源的请求,不允许级别低的中断源中断正在运行的中断服务程序。这样,在 L/O 接口中需设置一个屏蔽触发器 MASK,当其为"1"时,表示被屏蔽,即封锁其中断源的请求。可见中断请求触发器和中断屏蔽触发器在 L/O 接口中是成对出现的。有关屏蔽的详细内容将在 8.4.6 节中讲述。

此外, CPU 总是在统一的时间, 即每条指令执行阶段的最后时刻, 查询所有的设备是否有中断请求。

综合上述各因素,可得出接口电路中的完成触发器 D、中断请求触发器 INTR、中断屏蔽触发器 MASK 和中断查询信号的关系如图 5.37 所示。可见,仅当设备准备就绪(D=1),且该设备未被屏蔽(MASK=0)时,CPU 的中断查询信号可将中断请求触发器置"1"(INTR=1)。

#### 2. 排队器

如上所述,当多个中断源同时向 CPU 提出请求时,CPU 只能按中断源的不同性质对其排队,给予不同等级的优先权,并按优先等级的高低予以响应。



图 5.37 接口电路中 D、INTR、MASK 和中断查询信号的关系

就 I/O 中断而言,速度越高的 I/O 设备,优先级越高,因为若 CPU 不及时响应高速 I/O 的请求,其信息可能会立即丢失。

设备优先权的处理可以采用硬件方法,也可采用软件方法(详见 8.4.2 节)。硬件排队器的实现方法很多,既可在 CPU 内部设置一个统一的排队器,对所有中断源进行排队(详见图 8.25),也可在接口电路内分别设置各个设备的排队器,图 5.38 所示是设在各个接口电路中的排队器电路,又称为链式排队器。

图 5.38 中下面的一排门电路是链式排队器的核心。每个接口中有一个反相器和一个"与



图 5.38 链式排队器

非"门(如图中点画线框内所示),它们之间犹如链条一样串接在一起,故称为链式排队器。该电路中级别最高的中断源是1号,其次是2号、3号、4号。不论是哪个中断源(一个或多个)提出中断请求,排队器输出端INTP,只有一个高电平。

当各中断源均无中断请求时,各个 $\overline{\text{INTR}}_i$ 为高电平,其  $\overline{\text{INTP}}_1'$ 、 $\overline{\text{INTP}}_2'$ 、 $\overline{\text{INTP}}_3'$  …均为高电平。一旦某个中断源提出中断请求时,就迫使比其优先级低的中断源  $\overline{\text{INTP}}_i'$  变为低电平,封锁其发中断请求。例如,当 2 号和 3 号中断源同时有请求时 ( $\overline{\text{INTR}}_2=0$ ,  $\overline{\text{INTR}}_3=0$ ),经分析可知  $\overline{\text{INTP}}_1'$  和  $\overline{\text{INTP}}_2'$  均为高电平, $\overline{\text{INTP}}_3'$  及往后各级的  $\overline{\text{INTP}}_i'$  均为低电平。各个  $\overline{\text{INTP}}_i'$  再经图中上面一排两个输入头的"与非"门,便可保证排队器只有  $\overline{\text{INTP}}_2$  为高电平,表示 2 号中断源排队选中。

#### 3. 中断向量地址形成部件(设备编码器)

CPU 一旦响应了 I/O 中断,就要暂停现行程序,转去执行该设备的中断服务程序。不同的设备有不同的中断服务程序,每个服务程序都有一个人口地址,CPU 必须找到这个人口地址。

人口地址的寻找也可用硬件或软件的方法来完成,这里只介绍硬件向量法。所谓硬件向量法,就是通过向量地址来寻找设备的中断服务程序人口地址,而且向量地址是由硬件电路产生的,如图 5.39 所示。

中断向量地址形成部件的输入是来自排队器的输出 INTP<sub>1</sub>, INTP<sub>2</sub>, ··· , INTP<sub>n</sub>, 它的输出是中断向量(二进制代码表示), 其位数与计算机可以处理中断源的个数有关, 即一个中断源对应一个向量地址。可见, 该部件实质上是一个编码器。在 I/O 接口中的编码器又称为设备编码器。

这里必须分清向量地址和中断服务程序的人口地址是两个不同的概念,图 5.40 是通过向量地址寻找人口地址的一种方案。其中 12H、13H、14H 是向量地址,200、300 分别是打印机服务程序和显示器服务程序的人口地址。



图 5.39 中断向量地址形成部件框图

图 5.40 通过向量地址寻找入口地址

### 4. 程序中断方式接口电路的基本组成

综合 5.3.2 节对一般接口电路的分析以及上述对实现程序中断方式所需增设硬件的介绍, 以输入设备为例,程序中断方式接口电路的基本组成如图 5.41 所示。



图 5.41 程序中断方式接口电路的基本组成

例 5.2 现有 3 个设备 A、B、C,它们的优先级按降序排列。此 3 个设备的向量地址分别是 001010、001011、001100。设计一个链式排队线路和产生 3 个向量地址的设备编码器。

解:链式排队线路和设备编码器如图 5.42 所示。图中  $INTR_i(i=A,B,C)$  为中断请求信号,有请求时  $INTR_i=1$  (即  $\overline{INTR_i}=0$ ),  $INTP_i(i=A,B,C)$  为排队器输出, INTA 为中断响应信号。点画线框内为设备编码器。当中断响应信号 INTA 有效时,被选中的排队信号  $INTP_i$  通过设备编码器形成的向量地址可通过数据总线送至 CPU。



图 5.42 例 5.2 电路图

# 5.5.4 I/O 中断处理过程

### 1. CPU 响应中断的条件和时间

CPU 响应 I/O 设备提出中断请求的条件是必须满足 CPU 中的允许中断触发器 EINT 为 "1"。该触发器可用开中断指令置位(称为开中断);也可用关中断指令或硬件自动使其复位(称 为关中断)。

由图 5.37 分析可知, I/O 设备准备就绪的时间(即 D=1)是随机的,而 CPU 是在统一的时刻(每条指令执行阶段结束前)向接口发中断查询信号,以获取 I/O 的中断请求。因此, CPU 响应中断的时间一定是在每条指令执行阶段的结束时刻。

#### 2. I/O 中断处理讨程

下面以输入设备为例,结合图 5.41,说明 I/O 中断处理的全过程。当 CPU 通过 I/O 指令的

### 地址码选中某设备后,则

- ① 由 CPU 发启动 I/O 设备命令,将接口中的 B 置"1",D 置"0"。
- ② 接口启动输入设备开始工作。
- ③ 输入设备将数据送入数据缓冲寄存器。
- ④ 输入设备向接口发出"设备工作结束"信号,将 D 置"1",B 置"0",标志设备准备就绪。
- ⑤ 当设备准备就绪(D=1),且本设备未被屏蔽(MASK=0)时,在指令执行阶段的结束时刻,由 CPU 发出中断查询信号。
- ⑥ 设备中断请求触发器 INTR 被置"1",标志设备向 CPU 提出中断请求。与此同时,INTR 送至排队器,进行中断判优。
- ⑦ 若 CPU 允许中断(EINT=1),设备又被排队选中,即进入中断响应阶段,由中断响应信号 INTA 将排队器输出送至编码器形成向量地址。
  - ⑧ 向量地址送至 PC,作为下一条指令的地址。
- ⑨ 由于向量地址中存放的是一条无条件转移指令(参见图 5.40),故这条指令执行结束后,即无条件转至该设备的服务程序入口地址,开始执行中断服务程序,进入中断服务阶段,通过输入指令将数据缓冲寄存器的输入数据送至 CPU 的通用寄存器,再存入主存相关单元。
- ⑩ 中断服务程序的最后一条指令是中断返回指令,当其执行结束时,即中断返回至原程序的断点处。至此,一个完整的程序中断处理过程即告结束。

综上所述,可将一次中断处理过程简单地归纳为中断请求、中断判优、中断响应、中断服务和中断返回 5 个阶段。至于为什么能准确返回至原程序断点,CPU 在中断响应阶段除了将向量地址送至 PC 外,还做了什么其他操作等问题,将在 8.4 节详细介绍。

# 5.5.5 中断服务程序的流程

不同设备的服务程序是不相同的,可它们的程序流程又是类似的,一般中断服务程序的流程分四大部分:保护现场、中断服务、恢复现场和中断返回。

#### 1. 保护现场

保护现场有两个含义,其一是保存程序的断点;其二是保存通用寄存器和状态寄存器的内容。前者由中断隐指令完成(详见 8.4.4 节),后者由中断服务程序完成。具体而言,可在中断服务程序的起始部分安排若干条存数指令,将寄存器的内容存至存储器中保存,或用进栈指令(PUSH)将各寄存器的内容推入堆栈保存,即将程序中断时的"现场"保存起来。

## 2. 中断服务(设备服务)

这是中断服务程序的主体部分,对于不同的中断请求源,其中断服务操作内容是不同的,例如,打印机要求 CPU 将需打印的一行字符代码,通过接口送入打印机的缓冲存储器中(参见图5.23)以供打印机打印。又如,显示设备要求 CPU 将需显示的一屏字符代码通过接口送入显示器的显示存储器中(参见图5.18)。

#### 3. 恢复现场

这是中断服务程序的结尾部分,要求在退出服务程序前,将原程序中断时的"现场"恢复到原来的寄存器中。通常可用取数指令或出栈指令(POP),将保存在存储器(或堆栈)中的信息送回到原来的寄存器中。

#### 4. 中断返回

中断服务程序的最后一条指令通常是一条中断返回指令,使其返回到原程序的断点处,以便继续执行原程序。

计算机在处理中断的过程中,有可能出现新的中断请求,此时如果 CPU 暂停现行的中断服务程序,转去处理新的中断请求,这种现象称为中断嵌套,或多重中断。倘若 CPU 在执行中断服务程序时,对新的中断请求不予理睬,这种中断称为单重中断。这两种处理方式的中断服务程序略有区别。图 5.43(a)和图 5.43(b)分别为单重中断和多重中断服务程序流程。比较图 5.43(a)和图 5.43(b)可以发现,其区别在于"开中断"的设置时间不同。



图 5.43 单重中断和多重中断服务程序流程

CPU 一旦响应了某中断源的中断请求后,便由硬件线路自动关中断,即中断允许触发器 EINT 被置"0"(详见图 8.30),以确保该中断服务程序的顺利执行。因此如果不用"开中断"指令将 EINT 置"1",则意味着 CPU 不能再响应其他任何一个中断源的中断请求。对于单重中断,开中断指令设置在最后"中断返回"之前,意味着在整个中断服务处理过程中,不能再响应其他中断源的请求。对于多重中断,开中断指令提前至"保护现场"之后,意味着在保护现场后,若有级别更高的中断源提出请求(这是实现多重中断的必要条件),CPU 也可以响应,即再次中断现行的服务程序,转至新的中断服务程序,这是单重中断与多重中断的主要区别。有关多重中断的详细内容参见 8.4.6 节。

综上所述,从宏观上分析,程序中断方式克服了程序查询方式中的 CPU "踏步"现象,实现了 CPU 与 I/O 的并行工作,提高了 CPU 的资源利用率。但从微观操作分析,发现 CPU 在处理中断服务程序时仍需暂停原程序的正常运行,尤其是当高速 I/O 设备或辅助存储器频繁地、成批地与主存交换信息时,需不断地打断 CPU 执行主程序而执行中断服务程序。图 5.44 是主程序和服务程序抢占 CPU 的示意图。为此,人们探索出使 CPU 效率更高的 DMA 控制方式。



图 5.44 主程序和服务程序抢占 CPU 的示意图

# 5.6 DMA 方式

# 5.6.1 DMA 方式的特点

图 5.45 示意了 DMA 方式与程序中断方式的数据通路。

由图中可见,由于主存和 DMA 接口之间有一条数据通路,因此主存和设备交换信息时,不通过 CPU,也不需要 CPU 暂停现行程序为设备服务,省去了保护现场和恢复现场,因此工作速度比程序中断方式的工作速度高。这一特点特别适合于高速 I/O 或辅存与主存之间的信息交换。



图 5.45 DMA 和程序中断两种方式的数据通路

因为高速 I/O 设备若每次申请与主机交换信息时,都要等待 CPU 做出中断响应后再进行,很可能因此使数据丢失。

值得注意的是,若出现高速 I/O(通过 DMA 接口)和 CPU 同时访问主存, CPU 必须将总线(如地址线、数据线)占有权让给 DMA 接口使用,即 DMA 采用周期窃取的方式占用一个存取周期。

在 DMA 方式中,由于 DMA 接口与 CPU 共享主存,这就有可能出现两者争用主存的冲突。 为了有效地分时使用主存,通常 DMA 与主存交换数据时采用如下三种方法。

### (1) 停止 CPU 访问主存

当外设要求传送一批数据时,由 DMA 接口向 CPU 发一个停止信号,要求 CPU 放弃地址线、数据线和有关控制线的使用权。DMA 接口获得总线控制权后,开始进行数据传送,在数据传送结束后,DMA 接口通知 CPU 可以使用主存,并把总线控制权交回给 CPU,图 5.46(a)是该方式的时间示意图。

这种方式的优点是控制简单,适用于数据传输率很高的 L/O 设备实现成组数据的传送。缺点是 DMA 接口在访问主存时,CPU 基本上处于不工作状态或保持原状态。而且即使 L/O 设备高速运行,两个数据之间的准备间隔时间也总大于一个存取周期,因此,CPU 对主存的利用率并没得到充分的发挥。如软盘读一个 8 位二进制数大约需要 32  $\mu$ s,而半导体存储器的存取周期远小于 1  $\mu$ s,可见在软盘准备数据的时间内,主存处于空闲状态,而 CPU 又暂停访问主存。为此在 DMA 接口中,一般设有一个小容量存储器(这种存储器是用半导体芯片制作的),使 L/O 设备首先与小容量存储器交换数据,然后由小容量存储器与主存交换数据,这便可减少 DMA 传送数据时占用总线的时间,即可减少 CPU 的暂停工作时间。

# (2) 周期挪用(或周期窃取)

在这种方法中,每当 I/O 设备发出 DMA 请求时,I/O 设备便挪用或窃取总线占用权一个或几个主存周期,而 DMA 不请求时,CPU 仍继续访问主存。

I/O 设备请求 DMA 传送会遇到三种情况。一种是 CPU 此时不需要访问主存(如 CPU 正在

执行乘法指令,由于乘法指令执行时间较长,此时 CPU 不需要访问主存),故 I/O 设备与 CPU 不 发生冲突。第二种情况是 I/O 设备请求 DMA 传送时,CPU 正在访问主存,此时必须待存取周期 结束,CPU 才能将总线占有权让出。第三种情况是 I/O 设备要求访问主存时,CPU 也要求访问主存,这就出现了访问冲突。此刻,I/O 访存优先于 CPU 访问主存,因为 I/O 不立即访问主存就可能丢失数据,这时 I/O 要窃取一两个存取周期,意味着 CPU 在执行访问主存指令过程中插入了 DMA 请求,并挪用了一两个存取周期,使 CPU 延缓了一两个存取周期再访问主存。图 5.46 (b)示意了 DMA 周期挪用的时间对应关系。

与 CPU 暂停访存的方式相比,这种方式既实现了 I/O 传送,又较好地发挥了主存与 CPU 的效率,是一种广泛采用的方法。

应该指出,I/O 设备每挪用一个主存周期都要申请总线控制权、建立总线控制权和归还总线控制权。因此,尽管传送一个字对主存而言只占用一个主存周期,但对 DMA 接口而言,实质上要占 2~5 个主存周期(由逻辑线路的延迟特性而定)。因此周期挪用的方法比较适合于 I/O 设备的读/写周期大于主存周期的情况。

#### (3) DMA 与 CPU 交替访问

这种方法适合于 CPU 的工作周期比主存存取周期长的情况。例如, CPU 的工作周期为  $1.2~\mu s$ , 主存的存取周期小于  $0.6~\mu s$ , 那么可将一个 CPU 周期分为  $C_1$  和  $C_2$  两个分周期, 其中  $C_1$  专供 DMA 访存,  $C_3$  专供 CPU 访存, 如图 5.46(c) 所示。

这种方式不需要总线使用权的申请、建立和归还过程,总线使用权是通过  $C_1$  和  $C_2$  分别控制的。CPU 与 DMA 接口各自有独立的访存地址寄存器、数据寄存器和读/写信号。实际上总线变成了在  $C_1$  和  $C_2$  控制下的多路转换器,其总线控制权的转移几乎不需要什么时间,具有很高的 DMA 传送速率。在这种工作方式下,CPU 既不停止主程序的运行也不进入等待状态,即完成了 DMA 的数据传送。当然其相应的硬件逻辑变得更为复杂。

# 5.6.2 DMA 接口的功能和组成

### 1. DMA 接口的功能

利用 DMA 方式传送数据时,数据的传输过程完全由 DMA 接口电路控制,故 DMA 接口又有 DMA 控制器之称。DMA 接口应具有如下几个功能。

- ① 向 CPU 申请 DMA 传送。
- ② 在 CPU 允许 DMA 工作时,处理总线控制权的转交,避免因进入 DMA 工作而影响 CPU 正常活动或引起总线竞争。
  - ③ 在 DMA 期间管理系统总线,控制数据传送。
  - ④ 确定数据传送的起始地址和数据长度,修正数据传送过程中的数据地址和数据长度。
  - ⑤ 在数据块传送结束时,给出 DMA 操作完成的信号。



图 5.46 DMA 的三种传送方式

### 2. DMA 接口基本组成

最简单的 DMA 接口组成原理如图 5.47 所示,它由以下几个逻辑部件组成。



图 5.47 简单的 DMA 接口组成原理图

### (1) 主存地址寄存器(AR)

AR 用于存放主存中需要交换数据的地址。在 DMA 传送数据前,必须通过程序将数据在主存中的首地址送到主存地址寄存器。在 DMA 传送过程中,每交换一次数据,将地址寄存器内容加1,直到一批数据传送完毕为止。

### (2) 字计数器(WC)

WC 用于记录传送数据的总字数,通常以交换字数的补码值预置。在 DMA 传送过程中,每传送一个字,字计数器加1,直到计数器为0,即最高位产生进位时,表示该批数据传送完毕(若交换字数以原码值预置,则每传送一个字,字计数器减1,直到计数器为0时,表示该批数据传送结束)。于是 DMA 接口向 CPU 发中断请求信号。

# (3) 数据缓冲寄存器(BR)

BR用于暂存每次传送的数据。通常 DMA 接口与主存之间采用字传送,而 DMA 与设备之间可能是字节或位传送。因此 DMA 接口中还可能包括有装配或拆卸字信息的硬件逻辑,如数据移位缓冲寄存器、字节计数器等。

### (4) DMA 控制逻辑

DMA 控制逻辑负责管理 DMA 的传送过程,由控制电路、时序电路及命令状态控制寄存器等组成。每当设备准备好一个数据字(或一个字传送结束),就向 DMA 接口提出申请(DREQ), DMA 控制逻辑便向 CPU 请求 DMA 服务,发出总线使用权的请求信号(HRQ)。待收到 CPU 发出的响应信号 HLDA 后,DMA 控制逻辑便开始负责管理 DMA 传送的全过程,包括对主存地址寄